• 首页
  • 期刊简介
  • 编委会
  • 版权声明
  • 投稿指南
  • 期刊订阅
  • 相关下载
    雷达数据
    下载专区
  • 过刊浏览
  • 联系我们
引用本文:徐晓荣. 基于CPLD/FPGA的雷达发射机脉冲工作比检测电路[J]. 雷达科学与技术, 2006, 4(1): 61-64.[点击复制]
. [J]. Radar Science and Technology, 2006, 4(1): 61-64.[点击复制]
【打印本页】   【下载PDF全文】   【查看/发表评论】  【下载PDF阅读器】  【关闭】
←前一篇|后一篇→ 过刊浏览    高级检索
本文已被:浏览 5437次   下载 0次 本文二维码信息
码上扫一扫!
分享到: 微信 更多
字体:加大+|默认|缩小-
基于CPLD/FPGA的雷达发射机脉冲工作比检测电路
徐晓荣
华东电子工程研究所
摘要:
介绍了雷达发射机脉冲工作比检测的重要性,给出了利用Altera公司的可编程逻辑器件实现发射机脉冲工作比检测的工作原理、设计思路、电路结构和仿真结果,并在此基础上进行了实验验证。结果表明,该检测电路实际可行。
关键词:  雷达发射机  工作比检测  CPLD/FPGA  仿真
DOI:
分类号:
基金项目:
Abstract:
Key words:  

版权所有:《雷达科学与技术》编辑部 备案:XXXXXXX
主办:中国电子科技集团公司第三十八研究所 地址:安徽省合肥市高新区香樟大道199号 邮政编码:230088
电话:0551-65391270 电子邮箱:radarst@163.com
技术支持:北京勤云科技发展有限公司