• 首页
  • 期刊简介
  • 编委会
  • 版权声明
  • 投稿指南
  • 期刊订阅
  • 相关下载
    雷达数据
    下载专区
  • 过刊浏览
  • 联系我们
引用本文:王瑞君,邱兆坤,黎湘,李东泽. 基于并行DSP的实时ISAR成像系统设计[J]. 雷达科学与技术, 2010, 8(4): 306-311.[点击复制]
. [J]. Radar Science and Technology, 2010, 8(4): 306-311.[点击复制]
【打印本页】   【下载PDF全文】   【查看/发表评论】  【下载PDF阅读器】  【关闭】
←前一篇|后一篇→ 过刊浏览    高级检索
本文已被:浏览 5353次   下载 0次 本文二维码信息
码上扫一扫!
分享到: 微信 更多
字体:加大+|默认|缩小-
基于并行DSP的实时ISAR成像系统设计
王瑞君,邱兆坤,黎湘,李东泽
国防科技大学电子科学与工程学院
摘要:
介绍了一种基于并行DSP的高速实时ISAR成像系统。为实现高速实时信号处理,基于DSP+FPGA的结构和CPCI总线技术设计实现系统硬件平台,然后对ISAR实时成像算法进行分析,将其映射到硬件平台,给出了成像算法工作流程,并分析说明了DSP的优化设计,最后将该系统用于实际的雷达数字信号处理并给出了实时成像结果。试验证明,该系统发挥了DSP的优势,具有运算能力强、接口方便等特点,能够实现目标的实时ISAR成像,最高成像频率达到4帧/秒。
关键词:  数字信号处理  并行设计  实时性  逆合成孔径雷达成像
DOI:
分类号:
基金项目:
Abstract:
Key words:  

版权所有:《雷达科学与技术》编辑部 备案:XXXXXXX
主办:中国电子科技集团公司第三十八研究所 地址:安徽省合肥市高新区香樟大道199号 邮政编码:230088
电话:0551-65391270 电子邮箱:radarst@163.com
技术支持:北京勤云科技发展有限公司