摘要: |
介绍了一种基于并行DSP的高速实时ISAR成像系统。为实现高速实时信号处理,基于DSP+FPGA的结构和CPCI总线技术设计实现系统硬件平台,然后对ISAR实时成像算法进行分析,将其映射到硬件平台,给出了成像算法工作流程,并分析说明了DSP的优化设计,最后将该系统用于实际的雷达数字信号处理并给出了实时成像结果。试验证明,该系统发挥了DSP的优势,具有运算能力强、接口方便等特点,能够实现目标的实时ISAR成像,最高成像频率达到4帧/秒。 |
关键词: 数字信号处理 并行设计 实时性 逆合成孔径雷达成像 |
DOI: |
分类号: |
基金项目: |
|
|
|
|
Abstract: |
|
Key words: |